OLD Sled | INDEX | NEW Sled

430VXのdata sheetが無くて...。  投稿者:Blue Mondy  投稿日:1998年09月28日 00時50分 

 もうプッシュされてしまいましたが、以前にV200の原発乗っ取りとPCIクロックのことでここに書き込んだ者です。その時の内容は、原発乗っ取りに比例して上がる外部クロックに対し、PCIバスクロックを固定できないかというものでした。理由は単純、PCIバスにささっているGA-PIIH8がクロックアップに付いてこれないからです。あれからいろいろと調べたり、実験したりして、結局PCIバスクロックと外部クロックが同期していなければダメだということが解りました。
 それで、今度は430VXがどのようにして外部クロックとPCIバスクロックの同期を取っているのか知りたくて、IntelのHome Pageに行ってきましたが、すでに430VX以前のdata sheetはありませんでした。
 どなたか430VXの同期の取り方をご存じないでしょうか?またはdata sheet(容量が大きすぎて受け渡しが出来ないか...)をお持ちの方はいないでしょうか?
 何せdata sheetが手元に無いので想像の域を出ませんが、PCIバスに供給するクロックの2倍のクロックを430VXのどこかのピンに入れてあげれば、外部クロックとその1/2クロックの関係が保てて、同期が取れるのではないかと考えているのです。外部クロック90MHz、PCIバスクロック33MHz固定なんてことも出来ると踏んでいるんですが...。
 もう、PLLの足上げ個所は10個所以上になってますし、ここまで来たらとことんやってみないと気が済まないのです。

 どうか情報をお願いします。

  1. re: 毎黒仮節渡万 さん 投稿日:1998年09月28日 01時02分
     うん? Triton系は同期ではなかったでしょうか? どのように同期も何も、
    外部クロックを2分周してPCIクロックにしているはずです。つまり、常に
    同期しているということ。
     PCIバスクロックを固定して外部クロックを上げるという場合は、常に
    非同期になります。逓倍になっていない以上、同期させることは不可能です。

  2.  
  3. re: os さん 投稿日:1998年09月28日 01時19分
    http://developer.intel.com/design/pcisets/schems/430vx_s.htm
    http://developer.intel.com/design/pcn/EMB_IA/d0000538.htm
    http://developer.intel.com/design/pcisets/designex/297469.htm
    http://developer.intel.com/design/pcisets/datashts/290553.HTM
    http://developer.intel.com/design/pcisets/SPECUPDT/297653.htm
    多分このうちのどれかだろうと思います。
    もしこの中になければ
    http://developer.intel.com/design/pcisets/datashts/
    のsearchで430VXで検索してみてください。
    多分見つかると思います。

  4.  
  5. re: BlueMonday さん 投稿日:1998年09月28日 01時21分
     おっ、早々とありがとうございます。
    で、早速ですが、Triton系が同期なのは解ります。もう少し、自分の想像していることを詳しく言わせてもらいますと以下の様になります。
    1.PLLでは、ただ外部クロックとその1/2クロック(PCIバスクロック)を生成しているに過ぎない。(PLLで生成されたクロックは同期していない)
    2.430VXではPLLで生成された外部クロックを2分周させて、PCIバスクロックに同期させている。
    3.従って、430VXがPCIバスに同期させるための外部クロックをPCIバスクロックの2倍にして注入してやる。
    4.一方PLLでは、外部クロックを通常どおり供給し、PCIバスクロックは32MHz非同期モードで供給、さらにこの2倍のクロックを430VXのどこかに注入し、ここで外部クロックとPCIバスクロックの逓倍という関係を保つ。

     というものですが、駄目なんですかね〜。

  6.  
  7. re: BlueMonday さん 投稿日:1998年09月28日 02時56分
    さらにosさん、ありがとうございます。
    全部頂いてきました。
    これらの資料で検討します。

  8.  
  9. re: nakazy さん 投稿日:1998年09月28日 16時33分
    BlueMondayさんのやり方は、CPU周りを早くしてVX周りのベースを66MHz、PCIを33MHzですか?
    もしそうなら、CPU周りとその他が非同期になってると思うのですが。

  10.  
  11. re: BlueMonday さん 投稿日:1998年09月28日 21時43分
    nakazyさん、ご指摘ありがとうございます。そのとおりですよね。L2もありますし、どこまで同期を保てばよいのかは検討するだけ無駄なんでしょうか?
    人柱覚悟であれこれ実験だけはしてみようと思いますが...。

  12.  

OLD Sled | INDEX | NEW Sled

NamaLog Viewer SuperLite Ver-0.0.1α6 by K.O.T.B.GRIFFON / GRIFFON Works Software